基于FPGA的能量倍增器相位翻转系统的研制

来源:本站
导读:目前正在解读《基于FPGA的能量倍增器相位翻转系统的研制》的相关信息,《基于FPGA的能量倍增器相位翻转系统的研制》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《基于FPGA的能量倍增器相位翻转系统的研制》的详细说明。
简介:介绍了基于可编程逻辑门阵列(FPGA)的能量倍增器(SLED)相位翻转系统。该系统主要由微波IQ调制器、FPGA 和高速DAC 组成。在FPGA 的控制下,DAC 输出两路双极性脉冲电平信号,加载于调制器的IQ 端,将微波连续波输入信号转变为4μs脉冲输出信号,并且在3μs时刻微波相位发生180°跳变。经测试,相位翻转精度为180°±2°,翻转相位的长期稳定度优于±0.5°;相位翻转系统驱动的6台SLED 的输出功率增益均超过7dB,最高达到7.54dB,增益的长期稳定度达到±0.1dB。

在合肥光源(HLS)重大升级改造工程中,为了实现储存环满能量注入,直线加速器的能量从200MeV 升级到800MeV。速调管功率源从5个增加到8个,其中80 MW 速调管2个(1#,8#),50 MW 速调管6个(2#~7#)。每个速调管驱动2根3m 等梯度加速管,构成一个加速段。2#~7# 微波系统中安装了能量倍增器(SLED),全部启用可将电子能量提高到1GeV。能量倍增器是一种RF脉冲能量压缩装置,可将RF长脉冲压缩为高峰值的短脉冲。能量倍增器工作时,输入微波信号需要在脉冲内进行快速相位翻转,为此我们研制了基于FPGA 和IQ调制器的相位翻转系统。

1能量倍增系统的总体参数设计

HLS的SLED是由中国科学院高能物理研究所研制,主要技术指标见表1。6台SLED和低电平相位翻转系统的布局如图1所示。

基于FPGA的能量倍增器相位翻转系统的研制

图1800 MeV 直线加速器布局图

HLS SLED设计为将4μs功率脉冲压缩为1μs,即速调管输出3μs脉冲功率后,微波相位立即跳变180°,并持续1μs。在两个储能腔调谐一致和微波相位翻转180°的理想状态下,SLED的理论设计增益可达到7.8dB。依据800MeV 直线加速器的总体设计方案,SLED的增益指标为不低于7dB,增益设计值与实际工作值之间有较大余量,因此可适当放宽相位翻转系统的绝对精度要求。但为了保证脉冲间直线加速器电子束能量的一致性和稳定性,相位翻转必须在脉冲间保持高度的一致。相位翻转系统的基本设计指标为:相位翻转精度为180°±2°,翻转相位的长期稳定度为±0.5°。整个能量倍增系统的考核指标为:峰值能量增益大于7dB,增益的长期稳定度达到±0.1dB。

2 相位翻转系统结构设计

相位翻转系统主要由IQ 调制器、FPGA 功能板和光电转换模块组成,如图2~3所示。

基于FPGA的能量倍增器相位翻转系统的研制

图2 相位翻转系统原理图

基于FPGA的能量倍增器相位翻转系统的研制

图3 相位翻转系统实物图

国内外相关实验室的相位翻转系统普遍采用PSK(phaseshiftkeying)开关或跳相控制电路作为跳相执行器件[7-9],我们选择IQ 调制器,主要原因是它有同相(I)和正交(Q)两个控制信号,有生成复杂幅相调制模式的潜力;其次,当IQ 信号幅度为零时,调制器的射频输出是截止的,可用于整个直线加速器装置的快速联锁保护[10]。IQ 调制器采用了Pulsar Microwave公司的IDOH-01-45,其LO 载波频率为2~4GHz,通道带宽为100MHz,IQ 幅度、相位稳定度分别优于为1dB和8°,通道隔离度为30dB,驻波比小于1.5。光电转换模块接收来自于加速器时序系统的光脉冲信号,转换为电信号输入FPGA 单元,作为触发信号。FPGA 系统采用一块Xilinx-Vertex5的FPGA 开发板搭配高速可扩展ADDA 板。FPGA 内部锁相环倍频模块(PLL)最高可产生200MHz的时钟信号,为保证FPGA 时序稳定性,将内部时钟设定为100MHz。高速ADDA 扩展板在Vertex5FPGA 平台上可实现14位的模数、数模转换。图4为FPGA 和DAC的功能框图。

基于FPGA的能量倍增器相位翻转系统的研制

图4 FPGA和DAC功能框图

利用硬件描述语言(VerilogHDL语言)在ISE软件开发环境下,调用FPGA 内的相关模块如PLL模块、DAC模块、BUFER模块等编写了相位翻转信号的逻辑控制程序。DAC脉冲输出信号的生成采用了FPGA的状态机模式。无触发信号时,FPGA 状态机处于0状态,写入高速DAC板的值保持为0;受到高电平触发后,FPGA 开始执行内部时钟为100MHz的状态机,以100MHz的数据刷新率将编辑好的赋值表写入DAC板,输出两路脉冲电平信号,赋值表写完后状态机回归0状态。

3 IQ 控制信号的调试

高速DAC板采用了隔离变压器将DAC芯片的差分输出转变为单端输出,就时间积分而言,输出信号中无直流分量,这给脉冲直流电平信号的生成带来一定的困难。为此构建了如图5所示的IQ 控制信号调试系统,依据相位翻转系统输出信号的幅相监测结果,调整DAC赋值表。功率幅值监测采用Agilent8990B峰值功率计,相位监测采用IQ 解调器和示波器。经过反复调试,最终得到如图6所示的DAC赋值表(两路DAC相同),其对应的DAC板模拟输出即IQ 控制信号如图7所示,相位翻转系统输出RF信号的幅相特性如图8~9所示。

基于FPGA的能量倍增器相位翻转系统的研制

图5 IQ控制信号调试系统

基于FPGA的能量倍增器相位翻转系统的研制

图6 DAC赋值表

基于FPGA的能量倍增器相位翻转系统的研制

图7 DAC输出的IQ控制信号

从图8可以看出,功率幅值在4μs脉冲内保持一致,说明相位跳变后信号的功率未发生变化。调整移相器,使IQ 解调器的LO 和RF信号在脉冲的前3μs保持同相,Q 输出为零,I 为正极值(图9(a)),后1μs的Q值依然为零,而I 信号跳变为负极值,说明相位变化了180°。将移相器相移90°,得到图9(b)的IQ 波形,I 信号在相位跳变前后均为零值,而Q 信号的极性发生了改变。由于相位翻转的绝对精度不是系统关键性指标,未对翻转相位进行精确测量,但依据以上测量结果,可基本确定翻转相位在180°±2°范围内。对调制器IQ 脉冲电平信号进行了长期监测,其稳定度达到±0.1%,对应的翻转相位的稳定度优于±0.5°。

基于FPGA的能量倍增器相位翻转系统的研制

图8 翻转系统RF输出信号的幅度包络

基于FPGA的能量倍增器相位翻转系统的研制

图9 解调器输出的IQ信号波形

由于DAC输出电路的隔直特性,IQ 控制电平的负脉冲有较长的下降过程(总时间积分为零),导致RF脉冲拖尾。对此我们调整了相位翻转系统后的固态放大器(SSA)的时序和脉冲长度,将拖尾部分予以截断,其实现过程如图10所示。

基于FPGA的能量倍增器相位翻转系统的研制

图10 相位翻转系统和SSA的时序以及输出信号波形

从以上IQ 控制信号的调试过程可以得出,DAC板的交流输出方式对FPGA 的功能发挥产生了极大的限制,数字信号波形(赋值表)与实际模拟输出信号完全不同,给控制信号的逻辑编程过程带来了较大的困难,而且某些比较复杂的信号可能无法生成。

4 在线测试结果

直线加速器全系统安装结束后,开启相位翻转系统和速调管,对能量倍增器进行了在线调谐,并用峰值功率计测量能量倍增器输出功率波形和增益。经测试,6台能量倍增器的增益均超过7dB,最高达到7.54dB(图11)。经长期运行监测,能量倍增器功率增益的稳定度为±0.1dB,这说明能量倍增器和相位翻转系统都达到了设计指标。

基于FPGA的能量倍增器相位翻转系统的研制

图11 SLED输出功率波形图

5 结 论

基于FPGA 和IQ 调制器的相位翻转系统产生了SLED 工作所需的4 μs 相位翻转RF 脉冲信号,相位翻转精度约180°±2°,稳定度达到±0.5°,SLED的能量增益最高达到7.54dB,增益的长期稳定性达到±0.1dB,整个能量倍增系统的各项指标满足设计要求。

通过相位翻转系统的研制,证明了FPGA 可以产生微波系统控制所需的高速幅相调制信号,因此即将开展研制的800MeV 直线加速器微波数字低电平反馈控制系统拟采用FPGA 方案。同时我们也意识到DAC板的交流输出方式不利于高速复杂控制信号的产生。但目前市场上尚无合适的高速高精度、直流输出的DAC板。对此我们已和相关FPGA 研发单位联合开展了高速直流FPGA 专用DAC扩展板的研制工作。

提醒:《基于FPGA的能量倍增器相位翻转系统的研制》最后刷新时间 2024-03-14 01:00:15,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《基于FPGA的能量倍增器相位翻转系统的研制》该内容的真实性请自行鉴别。