深入学习FPGA之数码钟(下)

来源:本站
导读:目前正在解读《深入学习FPGA之数码钟(下)》的相关信息,《深入学习FPGA之数码钟(下)》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《深入学习FPGA之数码钟(下)》的详细说明。
简介: 图中存在较多的模块,因此在此将每个模块的功能做简单介绍:

深入学习FPGA之数码钟(下)

另外,Clock_Control模块为综合模块,内部包含了时、分、秒、时钟计数器模块和时间设定模块,该模块的内部结构这里小梅哥不做过多介绍,详细请参看代码。

五、 代码组织方式

本实验主要学习由顶向下的设计流程,代码均为常见风格,这里不多做介绍。希望读者能够通过代码架构,学习领会这种自顶向下的设计结构的优势。

六、 关键代码解读

本设计中,顶层模块主要实现了各个模块的例化和数码管显示使能的多路控制,相信看了图4-1后,便能理解顶层代码的含义。由于本系统涉及到的模块较多,采用文档的形式很难简洁的讲解清楚,因此,综合实验,小梅哥以后将不再进行关键代码的解读。反之,小梅哥会尽快进行视频的录制,对综合实验采用视频的方式讲解,以使读者快速理解架构。

七、 测试平台设计

本系统为低速系统,采用Modelsim仿真耗时长,而且波形不便于观察。因此仿真略去。大家可以对每个子模块进行仿真,以验证其正确性。

八、 仿真分析

九、 下板验证

此次,小梅哥采用很早以前购买的21EDA的板子进行了下板测试,实测功能完备。以下为测试照片(渣渣像素,请各位谅解)。

深入学习FPGA之数码钟(下)

十、 总结

本实验实现了数码钟的功能,并可以通过4个按键进行时间的设置,因为时间的关系,没有在文档中进行详细的介绍,请大家谅解。

提醒:《深入学习FPGA之数码钟(下)》最后刷新时间 2024-03-14 00:55:40,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《深入学习FPGA之数码钟(下)》该内容的真实性请自行鉴别。