怎样在PCB板设计时降低电磁干扰

来源:本站
导读:目前正在解读《怎样在PCB板设计时降低电磁干扰》的相关信息,《怎样在PCB板设计时降低电磁干扰》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《怎样在PCB板设计时降低电磁干扰》的详细说明。
简介:我们在设计电子产品时,PCB板的设计对解决电磁干扰(EMI)问题至关重要。本文主要讲解PCB设计时要注意的地方,从而降低PCB板中的电磁干扰问题。电子设备的电子信号和处理器的频率不断提升,电子系统已是一个包含多种元器件和许多分系统的复杂设备。高密和高速会令系统的辐射加重,而低压和高灵敏度 会使系统的抗扰度降低。因此,电磁干扰(EMI)实在是威胁着电子设备的安全性、可靠性和稳定性。

电磁干扰(EMI)的定义

电磁干扰(EMI,Electro Magnetic Interference),可分为辐射和传导干扰。辐射干扰就是干扰源以空间作为媒体把其信号干扰到另一电网络。而传导干扰就是以导电介质作为媒体把一个电网络上的信号干扰到另一电网络。在高速系统设计中,集成电路引脚、高频信号线和各类接插头都是PCB板设计中常见的辐射干扰源,它们散发的电磁波就是电磁干扰(EMI),自身和其他系统都会因此影响正常工作。

降低电磁干扰(EMI)的PCB板设计技巧

现今PCB板设计技巧中有不少解决电磁干扰(EMI)问题的方案,例如:电磁干扰(EMI)抑制涂层、合适的电磁干扰(EMI)抑制零件和电磁干扰(EMI)仿真设计等。

现在就来简单讲解一下降低电磁干扰(EMI)的技巧。

技巧一:共模EMI干扰源(如在电源汇流排形成的瞬态电压在去耦路径的电感两端形成的电压降)

-在电源层用低数值的电感,电感所合成的瞬态信号就会减少,共模EMI从而减少。

-减少电源层到IC电源引脚连线的长度。

-使用3-6mil的PCB层间距和FR4介电材料。

技巧二:电磁屏蔽

-尽量把信号走线放在同一PCB层,而且要接近电源层或接地层。

-电源层要尽量靠近接地层

技巧三:零件的布局(布局的不同都会影响到电路的干扰和抗干扰能力)

-根据电路中不同的功能进行分块处理(例如解调电路、高频放大电路及混频电路等) ,在这个过程中把强和弱的电信号分开,数字和模拟信号电路都要分开。

-各部分电路的滤波网络必须就近连接,这样不仅可以减小辐,这样可以提高电路的抗干扰能力和减少被干扰的机会。

-易受干扰的零件在布局时应尽量避开干扰源,例如数据处理板上CPU的干扰等。

技巧四:布线的考虑(不合理的布线会造成信号线之间的交叉干扰)

-不能有走线贴近PCB板的边框,以免于制作时造成断线。

-电源线要宽,环路电阻便会因而减少。

提醒:《怎样在PCB板设计时降低电磁干扰》最后刷新时间 2024-03-14 01:15:22,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《怎样在PCB板设计时降低电磁干扰》该内容的真实性请自行鉴别。