上升沿和下降沿触发小论

来源:本站
导读:目前正在解读《上升沿和下降沿触发小论》的相关信息,《上升沿和下降沿触发小论》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《上升沿和下降沿触发小论》的详细说明。
简介:本文章介绍FPGA中上升沿和下降沿触发。

这是刚开始学习FPGA时候,积累的一点资料。

具体如下,其实作者强调了在用FPGA做设计的时候,要注意同步设计,盲目的使用

信号做时钟,在时序分析上有很大问题,隐含着很大风险。

来到本论坛后发现一些同仁提出上升沿和下降沿计数的问题,工作中也碰到一些同事问及此问题。现在我把我多年来一直采用的办法奉上,但愿对初学者有所帮助。

以一个最简单的计数器为例:

Port(

clock:in std_logic;

pulse:in std_logic;

q: out std_logic_vector(3 downto 0)

);

--q输出为对pulse跳变沿的递增计数。clock为系统高速时钟。

Process(clock) begin

if rising_edge(clock) then

dly1pul <= pulse;

dly2pul <= dly1pul;

end if;

End process;

en <= dly1pul and not dly2pul; --上升沿

--en <= not dly1pul and dly2pul;--下降沿

--en <= dly1pul xor dly2pul; --上升沿和下降沿

Process(clock) begin

if rising_edge(clock) then

if en = '1' then

cnt <= cnt + 1;

end if;

end if;

End process;

q <= cnt;

我看到的一些设计中,动辄采用某一信号作为时钟,应该说这种做法是欠妥的。因为不是全局时钟的时钟信号最大扇出是有限的,其很难保证时钟延时应小于信号延时的基本要求。当遇到要对某个信号的跳变沿处理时,建议采用上述小例子中en信号的处理办法。

提醒:《上升沿和下降沿触发小论》最后刷新时间 2024-03-14 00:56:33,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《上升沿和下降沿触发小论》该内容的真实性请自行鉴别。