说一说FPGA设计中不建议使用的电路

来源:本站
导读:目前正在解读《说一说FPGA设计中不建议使用的电路》的相关信息,《说一说FPGA设计中不建议使用的电路》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《说一说FPGA设计中不建议使用的电路》的详细说明。
简介:本文汇总了一下FPGA设计中不建议使用的电路,希望对你的学习有所帮助。

1、不建议使用组合逻辑时钟或门控时钟。组合逻辑和门控时钟很容易产生毛刺,用组合逻辑的输出作为时钟很容易使系统产生误动作。

2、 不建议使用行波时钟。行波记数器虽然原理简单,设计方便,但级连时钟(行波时钟)最容易造成时钟偏差(△T),级数多了,很可能会影响其控制的触发器的建立/保持时间,使设计难度加大。转换的方法是采用同步记数器,同步计数器用原理图描述可能较难,但用HDL语言很简单就可以描述一个4位计数器。

3、尽量避免采用多个时钟,多使用触发器的使能端来解决。在可编程逻辑器件设计时,由于时钟建立应尽量避免采用多时钟网络,或者采用适当的措施减少时钟的个数,使用频率低的时钟尽量简化消除。

4、触发器的置/复位端尽量避免出现毛刺,及自我复位电路等,最好只用一个全局复位信号。

5、电路中尽量避免“死循环”电路,如RS触发器等。

6、禁止时钟在不同可编程器件中级连,尽量降低时钟到各个器件时钟偏差值。

提醒:《说一说FPGA设计中不建议使用的电路》最后刷新时间 2024-03-14 00:53:10,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《说一说FPGA设计中不建议使用的电路》该内容的真实性请自行鉴别。