基于DDS驱动PLL结构的宽带频率合成器设计

来源:本站
导读:目前正在解读《基于DDS驱动PLL结构的宽带频率合成器设计》的相关信息,《基于DDS驱动PLL结构的宽带频率合成器设计》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《基于DDS驱动PLL结构的宽带频率合成器设计》的详细说明。
简介:文章设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。

结合数字式频率合成器(DDs)和集成锁相环(PLL)各自的优点,研制并设计了以DDS芯片AD9954和集成锁相芯片ADF4113构成的高分辨率、低杂散、宽频段频率合成器,并对该频率合成器进行了分析和仿真,从仿真和测试结果看,该频率合成器达到了设计目标。该频率合成器的输出频率范围为594~999MHz,频率步进为5Hz,相位噪声为-91dBc/

基于DDS驱动PLL结构的宽带频率合成器设计

DDS的参考信号由晶振产生,其频率为fref。DDS输出的信号频率为fDDS,频率值由频率控制字(FTW)控制。锁相环(PLL)的参考信号由DDS的输出信号驱动。VCO的输出频率由PLL芯片的电荷泵(CP)输出,并通过低通滤波器(LPF)后控制。频率合成器的输出信号为VCO的输出信号。该频率合成器通过单片机提供控制信号,以改变DDS中FTW和PLL的分频比。

VCO输出信号频率与DDS输出信号频率间的关系为:

基于DDS驱动PLL结构的宽带频率合成器设计

而DDS的输出频率由频率控制字K控制,且有:

基于DDS驱动PLL结构的宽带频率合成器设计

式中:M是DDS的相位累加器的位数;fref是DDS的内部时钟。这样,式(1)可以写成:

基于DDS驱动PLL结构的宽带频率合成器设计

在图1所示的结构中,由于DDS模块具有较高的频率分辨率,所以从式(3)可以看出,理论上输出信号具有比传统结构更高的频率分辨率。设计中晶振频率为400MHz,PLL分频比为27。由式(3)计算可知,该频率源可以实现5Hz的频率分辨率。其中DDS的输出频率为22~37MHz,所以系统输出频率范围为594~999MHz,达到了设计要求。

l.2电路实现

对于DDS模块,采用了AD9954芯片产生低频参考信号。AD9954是ADI公司最新的AgiIeRF合成器,具有32位的频率控制字。在400MHz的时钟频率下,输出频率分辨率可以达到约4.7×10-5Hz,具有14位可编程移相单元。芯片采用了先进的:DDS技术,内部集成14位的高性能DAC。该DAC具备优秀的动态性能,相位噪声优于-120dBc/

基于DDS驱动PLL结构的宽带频率合成器设计

PLL模块在该设计结构中尤为重要。在此采用ADF4113锁相环芯片。ADI公司研制的数字锁相频率合成器ADF4113,最高工作频率可达4GHz,主要应用于无线射频领域,用以构成数字锁相环,锁定某一频率。该电路内部资源主要包括可编程的模分频器:8/9,16/17,3z/33,64/65;可编程的14位参考频率分频器;可编程的射频信号分频器;3线串行总线接口;模拟和数字的锁定状态检测功能。该芯片的最高鉴相频率达到55MHz,芯片的底噪为-171dBc/

基于DDS驱动PLL结构的宽带频率合成器设计

2电路分析与仿真

为了分析和评估提出的频率综合器性能,采用ADISimPLL软件对该方案的相位噪声模拟仿真。仿真结果如图4,图5所示。这里给出频率为810MHz,环路带宽为120kHz的相位噪声仿真图形以及锁定时间图形,从图中可以看出,该方案满足了设计目标的要求。

基于DDS驱动PLL结构的宽带频率合成器设计

基于DDS驱动PLL结构的宽带频率合成器设计

3实验及测量结果

为了检验文中给出的频率综合器性能,使用Agi-lentE4401B对扫频源的相位噪声、杂散进行测量,测量结果如图6~图8所示。594~999MHz包含了很多频点,测试时选择了一系列较有代表性的点进行测量,限于篇幅,这里给出810MHz频点相位噪声和杂散的测量结果。由图可见,相噪为-92dBc/

基于DDS驱动PLL结构的宽带频率合成器设计

基于DDS驱动PLL结构的宽带频率合成器设计

4结语

介绍了一种采用DDS激励PLL的频率合成器,有效地克服了宽带系统中DDS输出频率较低和PLL频率分辨率低的缺点。取长补短实现频率合成,实现了单一技术难以达到的效果。

提醒:《基于DDS驱动PLL结构的宽带频率合成器设计》最后刷新时间 2024-03-14 01:05:50,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《基于DDS驱动PLL结构的宽带频率合成器设计》该内容的真实性请自行鉴别。