根据最近的项目总结的FPGA方面的一点体会

来源:本站
导读:目前正在解读《根据最近的项目总结的FPGA方面的一点体会》的相关信息,《根据最近的项目总结的FPGA方面的一点体会》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《根据最近的项目总结的FPGA方面的一点体会》的详细说明。
简介:利用FPGA,CPLD,ARM,单片机设计的系统,设备上电时候应该对敏感信号管脚加以控制,以得到更高的可靠性.

哈哈,前一个项目终于完成了,费了那么多天的劲,确实也找到了一些设计上的缺陷和不合理的地方,在代码中也找到了几个BUG.呵呵. 现在将我在FPGA部分设计的一点心得记录下来.

故障情况:

外部EEPROM存储器在设备上电过程中,出现数据被改写情况.导致数据丢失.

故障定位:

对设备进行反复的加断电实验,发现故障出现,用独立的读存储器代码将存储器中相关字节读出通过串口发送回计算机,可看到相关字节无规律的被改写为FF,但无规律可寻.更换存储器,故障依旧,排除存储器损坏可能.

使用逻辑分析仪,观察上电时存储器CE,WE,OE三个管脚时序, 用CE信号做触发信号,发现在正常读时序前有时间长度为60uS的不规律脉冲出现在三个管脚上.

故可怀疑为代码问题或者FPGA问题.

检查读EEPROM字节代码,未发现问题,使用MODELSIM做前仿和后仿,时序正确.故排除代码问题.

设置一测试信号,FPGA在上电完成配置后,即刻将该测试信号拉高.

使用示波器观察FPGA核电压建立到该测试信号变高间时间约为720mS,CE第一次动作到该测试信号变高见时间为12mS,故可确定与代码无关.

最后将故障定位为FPGA上电配置时管脚电平状态翻转造成EEPROM误动作问题.

解决方法:

在FPGA管脚约束时将EEPROM的CE,WE,OE全部PULL UP .

利用RC电路做一延时电路,延时电路加电时保持2s高电平后变低,利用这一电路来关闭EEPROM在上电2S中的写操作.

举一反三:

利用FPGA,CPLD,ARM,单片机设计的系统,设备上电时候应该对敏感信号管脚加以控制,以得到更高的可靠性.

我的解决办法可能不是最好的,如果大家有更好的解决办法,留言告诉我,大家共同学习,共同进步.活活 ,睡了.

提醒:《根据最近的项目总结的FPGA方面的一点体会》最后刷新时间 2024-03-14 01:13:09,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《根据最近的项目总结的FPGA方面的一点体会》该内容的真实性请自行鉴别。