Xilinx FPGA I/O电平标准简介(三)

来源:本站
导读:目前正在解读《Xilinx FPGA I/O电平标准简介(三)》的相关信息,《Xilinx FPGA I/O电平标准简介(三)》是由用户自行发布的知识型内容!下面请观看由(电工技术网 - www.9ddd.net)用户发布《Xilinx FPGA I/O电平标准简介(三)》的详细说明。
简介:PCI电平标准即外设器件互联电平标准,该标准支持33MHz和66MHz的总线应用,包括PCI-X、PCI-33、PCI-66等各类电平标准。

三、PCI(PeripheralComponent Interconnect)

PCI电平标准即外设器件互联电平标准,该标准支持33MHz和66MHz的总线应用,包括PCI-X、PCI-33、PCI-66等各类电平标准,该标准的输入输出供电电压(VCCO)为3.3V,不需要参考电压(VREF)和终端电压(VTT)。

PCI33_3和PCI66_3电平标准的具体参数如下表所示。

Xilinx FPGA I/O电平标准简介(三)

PCI-X直流电平标准的具体参数如下表所示。

Xilinx FPGA I/O电平标准简介(三)

四、GTL(GunningTransceiver Logic)

GTL电平标准即冈宁收发器逻辑电平标准,是Xerox发明的一种高速总线电平标准,该标准需要差分放大输入buffer和漏极开路(高阻)输出buffer。不连接VCCO的电路连接方式如下图所示。

Xilinx FPGA I/O电平标准简介(三)

GTL标准不需要VCCO,但GTL_DCI标准需要连接1.2V的VCCO。其电路连接方式如下图所示。

Xilinx FPGA I/O电平标准简介(三)

GTL电平标准的具体参数如下表所示。

Xilinx FPGA I/O电平标准简介(三)

提醒:《Xilinx FPGA I/O电平标准简介(三)》最后刷新时间 2024-03-14 00:54:08,本站为公益型个人网站,仅供个人学习和记录信息,不进行任何商业性质的盈利。如果内容、图片资源失效或内容涉及侵权,请反馈至,我们会及时处理。本站只保证内容的可读性,无法保证真实性,《Xilinx FPGA I/O电平标准简介(三)》该内容的真实性请自行鉴别。