PCB设计电源信号完整性的考虑 1) 去耦电容我们都知道在电源和地之间加一些电容可以降低系统的噪声,但是到底在电路板上加多少电容?每个电容的容值多大合适?每个电容放在什么位置更好?类似这些问题我们一般都没有去认真考虑过,只是凭设计者的经验来进行,有时甚至认为电容越少越好。在高速设计中,我们必须考... 2023-06-13 PCB电源信号完整性文章硬件设计PCB设计
探讨连接器设计中的并发开关噪声问题 在高速电路设计中,中国设计工程师通常不是特别了解连接器的互感特性在改进信号完整性设计中的作用,本文将探讨连接器设计和选择中最难解决的问题:并发开关噪声,并且揭示并发开关噪声对高性能系统中使用的连接器和封装规格指标的影响。人们总是认为系统中所有的工作都是由IC来... 2023-06-13 电子元器件连接器高速电路并发开关噪声信号完整性文章基础课电子技术基础
EDA 信号完整性基本理论 一.信号完整性定义:在不影响系统中其他信号质量的前提下,位于此信号传输路径上的各个负载能够尽最大可能复原驱动端所发出的原始信号的状态。(以要求的时序、持续时间、电压幅值到达接收器)二.影响信号完整性的因素:信号反射:a.信号过冲及下冲:超过电源电平幅值b.振铃三.传输线... 2023-06-13 EDA软件硬件设计信号完整性文章
信号完整性的电路板设计中解决SI问题的方法 1、SI问题的提出 随着IC输出开关速度的提高,不管信号周期如何,几乎所有设计都遇到了信号完整性问题。即使过去你没有遇到SI问题,但是随着电路工作频率的提高,今后一定会遇到信号完整性问题。 信号完整性问题主要指信号的过冲和阻尼振荡现象,它们主要是IC驱动幅度和跳变时间... 2023-06-13 信号完整性SI问题串扰层叠布线文章硬件设计PCB设计
PCB走线中途容性负载反射及信号完整性解读 一、PCB走线中途容性负载反射很多时候,PCB走线中途会经过过孔、测试点焊盘、短的stub线等,都存在寄生电容,必然对信号造成影响。走线中途的电容对信号的影响要从发射端和接受端两个方面分析,对起点和终点都有影响。首先按看一下对信号发射端的影响。当一个快速上升的阶跃信号... 2023-06-13 PCB信号完整性文章硬件设计PCB设计