[AD经验] 深入挖掘蛇形线的走线方式 蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满 足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改 变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保 持时间,或者减小同组信号之间的时间偏移,往往不得不... 2023-06-13 AD蛇形线走线文章硬件设计PCB设计
为了信号完整性,如何控制PCB的控制走线阻抗? 没有阻抗控制的话,将引发相当大的信号反射和信号失真,导致设计失败。常见的信号,如PCI总线、PCI-E总线、USB、以太网、DDR内存、LVDS信号等,均需要进行阻抗控制。阻抗控制最终需要通过PCB设计实现,对PCB板工艺也提出更高要求,经过与PCB厂的沟通,并结合EDA软件的使用,按照信号完整... 2023-06-13 PCB走线阻抗文章硬件设计PCB设计
PCB走线角度选择到底该不该90°? 现在但凡打开SoC原厂的pcbLayout Guide,都会提及到高速信号的走线的拐角角度问题,都会说高速信号不要以直角走线,要以45度角走线,并且会说走圆弧会比45度拐角更好。事实是不是这样?PCB走线角度该怎样设置,是走45度好还是走圆弧好?90度直角走线到底行不行?这是老wu经常看见广大 PC... 2023-06-13 PCB走线布线文章硬件设计PCB设计
简析蛇形走线有什么作用 本人和同行讨论也参考了一些资料,蛇形走线作用大致如下:希望大家补充纠正。 PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处... 2023-06-13 蛇形走线PCB文章硬件设计PCB设计
高速信号走线屏蔽规则 规则一:高速信号走线屏蔽规则如上图所示:在高速的PCB设计中,时钟等关键的高速信号线,走需要进行屏蔽处理,如果没有屏蔽或只屏蔽了部分,都是会造成EMI的泄漏。建议屏蔽线,每1000mil,打孔接地。规则二:高速信号的走线闭环规则由于PCB板的密度越来越高,很多PCB LAYOUT工程师在走线的过... 2023-06-13 高速信号走线屏蔽规则文章硬件设计PCB设计
为什么PCB走线时最好不要出现锐角和直角? 射频、高速数字电路:禁止锐角、尽量避免直角如果是射频线,在转角的地方如果是直角,则有不连续性,而不连续性将易导致高次模的产生,对辐射和传导性能都有影响。RF信号线如果走直角,拐角处的有效线宽会增大,阻抗不连续,引起信号反射。为了减小不连续性,要对拐角进行处理,有两种方法:切... 2023-06-13 PCB走线锐角直角文章硬件设计PCB设计
PCB八层板的叠层方式 走线阻抗设计要求 八层板通常使用下面三种叠层方式 。第一种叠层方式:第一层:元件面、微带走线层第二层:内部微带走线层,较好的走线层第三层:地层第四层:带状线走线层,较好的走线层第五层:带状线走线层第六层:电源层第七层:内部微带走线层第八层:微带走线层由上面的描述可以知道,这种叠层方式... 2023-06-13 PCB阻抗走线文章硬件设计PCB设计