深入学习FPGA之数码管动态扫描(下) 测试平台设计本实验主要对数码管驱动引脚的状态与预期进行比较和分析,通过仿真,验证设计的正确性和合理性。数码管驱动模块的testbench如下所示:`timescale 1ns/1nsmodule DIG_LED_DRIVE_tb;reg [23:0]data;reg clk;reg rst_n;wire [7:0]seg;wire [2:0]sel;DIG_LED_DRIVE D... 2023-06-13 FPGA数码管动态扫描单片机文章
深入学习FPGA之数码管的动态扫描(上) 实验目的实现6位7段数码管的驱动,待显示数据以BCD格式输入。数码管刷新时钟为1KHz。实验使用了4个独立按键作为输入,通过按键来改变需要数码管显示的数据,以验证数码管驱动的正确性,同时也可检验独立按键消抖模块的可靠性。实验原理数码管所谓的动态扫描,就是利用人眼的视觉暂... 2023-06-13 FPGA数码管动态扫描单片机文章