印制电路板的可靠性设计-去耦电容配置 在直流电源回路中,负载的变化会引起电源噪声。例如在数字电路中,当电路从一个状态转换为另一种状态时,就会在电源线上产生一个很大的尖峰电流,形成瞬变的噪声电压。配置去耦电容可以抑制因负载变化而产生的噪声,是印制电路板的可靠性设计的一种常规做法,配置原则如下:●电源输入... 2023-06-13 印制电路板可靠性设计去耦电容配置文章硬件设计PCB设计
Protel中有关PCB工艺的条目简介 不少初学者感到Protel软件本身简单易学,容易上手,但较难理解的反倒是软件以外的一些概念和术语。为推广这一强有力的EDA工具,国内出版了该软件的使用手册等等,但遗憾的是,这些读物往往都是针对软件使用方法本身而编写的,对读者颇感困惑的PCB I艺中有关概念鲜有解释。笔者拟就软... 2023-06-13 PROTELPCB工艺文章硬件设计PCB设计
PCB蛇形走线的作用 本人和同行讨论也参考了一些资料,蛇形走线作用大致如下:希望大家补充纠正。PCB上的任何一条走线在通过高频信号的情况下都会对该信号造成时延时,蛇形走线的主要作用是补偿“同一组相关”信号线中延时较小的部分,这些部分通常是没有或比其它信号少通过另外的逻辑处... 2023-06-13 PCB蛇形走线文章硬件设计PCB设计
PCB前处理导致之制程问题发生原因讨论 1. PCB制程上发生的问题千奇百怪, 而制程工程师往往担任起法医-验尸责任(不良成因分析与解决对策). 故发起此讨论题, 主要目的为以设备区逐一讨论分上包含人, 机, 物, 料, 条件上可能会导致产生的问题, 希望大家一起参与提出自己意见及看法.2. 会使用到前处理设备的制程,... 2023-06-13 PCB前处理PCB制程文章硬件设计PCB设计
介绍SMT基本工艺。 丝印:其作用是将焊膏或贴片胶漏印到PCB的焊盘上,为元器件的焊接做准备。所用设备为丝印机(丝网印刷机),位于SMT生产线的最前端。点胶:它是将胶水滴到PCB的的固定位置上,其主要作用是将元器件固定到PCB板上。所用设备为点胶机,位于SMT生产线的最前端或检测设备的后面。贴装:其作用... 2023-06-13 SMT基本工艺PCB设计文章硬件设计
PROTEL软件使用的误区 PROTEL软件深受电子爱好者的喜爱,一般都认为它简单,易用,但这个简单易用是指软件本身的操作,它所涉及到的制作线路板的专业知识可不简单,业余爱好者往往对于线路板的制作工艺知识不了解,一些术语也不知何意,一些开关不知如何设置,所以学起来并不容易.笔者初学时,对计算机... 2023-06-13 PROTEL软件使用误区文章硬件设计PCB设计
PCB设计方法和技巧(2) 21、电路板DEBUG应从那几个方面着手?就数字电路而言,首先先依序确定三件事情:1. 确认所有电源值的大小均达到设计所需。有些多重电源的系统可能会要求某些电源之间起来的顺序与快慢有某种规范。2. 确认所有时钟信号频率都工作正常且信号边缘上没有非单调(non-monotonic)的问... 2023-06-13 PCB设计方法技巧文章硬件设计PCB设计
PCB设计方法和技巧(1) 1、如何选择PCB板材?选择PCB板材必须在满足设计需求和可量产性及成本中间取得平衡点。设计需求包含电气和机构这两部分。通常在设计非常高速的PCB板子(大于GHz的频率)时这材质问题会比较重要。例如,现在常用的FR-4材质,在几个GHz的频率时的介质损(dielectric loss)会对信号... 2023-06-13 PCB设计方法技巧文章硬件设计
PCB设计方法和技巧(4) 60、Mentor的PCB设计软件对BGA、PGA、COB等封装是如何支持的?Mentor的autoactive RE由收购得来的veribest发展而来,是业界第一个无网格,任意角度布线器。众所周知,对于球栅阵列,COB器件,无网格,任意角度布线器是解决布通率的关键。在最新的autoactive RE中,新增添了推挤过孔,铜箔,R... 2023-06-13 PCB设计方法技巧文章硬件设计PCB设计
PCB设计方法和技巧(5) 76、频率30M以上的PCB,布线时使用自动布线还是手动布线;布线的软件功能都一样吗?是否高速信号是依据信号上升沿而不是绝对频率或速度。自动或手动布线要看软件布线功能的支持,有些布线手工可能会优于自动布线,但有些布线,例如查分布线,总线时延补偿布线,自动布线的效果和效率会远... 2023-06-13 PCB设计方法技巧文章硬件设计
Protel到Allegro 格式转换 当今IT产业的发展日新月异,对硬件设备的要求也越来越高,硬件设计师们面临如何设计高速高密度PCB的难题。常言道,工欲善其事,必先利其器,这也是越来越多的设计师放弃低端的PCB设计工具,进而选择Cadence等公司提供的高性能PCB EDA软件的原因。但是这种变革必然会带来这样或那样的... 2023-06-13 PROTEL到Allegro格式转换文章硬件设计PCB设计
PCB的外型加工知识 印制板下料,孔和外形加工都可采用模具冲裁的方法,对于加工简单的PCB或要求不是很高的PCB可以采用冲裁方式。适合低层次的和大批量的要求不是很高的PCB及外形要求不是很高的PCB的生产,其成本较低。冲孔:生产批量大,孔的种类和数量多而形状复杂的单面纸基板和双面非金属化孔的环... 2023-06-13 PCB外型加工文章硬件设计PCB设计
阻抗匹配知识小结 。 阻抗匹配(Impedance matching)是微波电子学里的一部分,主要用于传输线上,来达至所有高频的微波信号皆能传至负载点的目的,不会有信号反射回来源点,从而提升能源效益。大体上,阻抗匹配有两种,一种是透过改变阻抗力(lumped-circuit matching),另一种则是调整传输线的波长(transmission ... 2023-06-13 阻抗匹配文章硬件设计PCB设计
PCB敷铜知识小结。 有人说加大敷铜可以加大散热面,其实,对于此我不以为然。我说过铜是一种散热吸热快的金属,如果加大散热面要靠加大敷铜的面积的话,那就没有必要给很多的器件加热片了,我想大家对于计算机都颇有心得,一定攒过电脑,大家知道主板可别是cup等器件要用散热片,其实对于散热问题的考虑,我... 2023-06-13 PCB敷铜文章硬件设计PCB设计
多层板制作中“粉红圈” 的产生与解决方法 在多层板(MLB)的生产加工过程中,内层板的表面处理是非常重要的工序,直接影响到多层板的品质,对组装后板件的功能寿命可靠性方面有着重要的影响。粉红圈的产生,虽无明显证据证明这种多层板次表面的缺陷会对多层板的品质产生异常影响,但是也会造成客户对生产加工商生产工艺流程稳... 2023-06-13 多层板制作“粉红圈”产生解决方法文章硬件设计PCB设计
如何实现高速时钟信号的差分布线? [提问]在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?[解答]信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的特性阻抗,负载端的特性,走线的拓朴... 2023-06-13 高速时钟信号差分布线文章硬件设计PCB设计
SMT印制板设计质量的审核 摘要:针对SMT印制板设计过程中,设计者应遵循的原则和方法,设计阶段完成后,设计者必须进行的自审和工艺工程人员的复审项目与内容进行了讨论。关键词:表面贴装技术;印制电路板;自审;复审在保证SMT印制板生产质量的过程中,设计质量是质量保证的前提和条件,如果疏忽了对设计质量的控制... 2023-06-13 SMT印制板设计质量审核文章硬件设计PCB设计
PowerPCB进行印制板设计的流程和注意事项 1、概述本文档的目的在于说明使用PADS的印制板设计软件PowerPCB进行印制板设计的流程和一些注意事项,为一个工作组的设计人员提供设计规范,方便设计人员之间进行交流和相互检查。2、设计流程PCB的设计流程分为网表输入、规则设置、元器件布局、布线、检查、复查、输出六个... 2023-06-13 PowerPCB印制板设计流程注意事项文章硬件设计PCB设计
Word文档中嵌入PROTEL原理图的实现 一、Protel 99文件管理器中导入Word文档:在Protel 99的Documents窗口,执行File/New菜单命令,选择Documents卡片;双击Microsoft Word文档图标,即可在Documents窗口创建Word文档图标。也可选择File/Import菜单命令,将已有Word文档导入Protel 99文件管理器中。二、“剪切&rdq... 2023-06-13 Word文档PROTEL原理图文章硬件设计PCB设计
Allegro 中的快捷键说明 首先说明一下环境变量文件(evn文件),环境变量文件有两个,它们分别在系统盘的根目录下的 pcbevn 目录中(比如系统在 C 盘,那么 evn 文件将在 c:\pcbevn 下)和程序安装路径下(如 Cadence 设计系统程序安装在 D:\Cadence 下,则 evn 文件将在D:\Cadence\PSD_15.1\share\pcb\tex... 2023-06-13 Allegro快捷键文章硬件设计PCB设计
PCB Layout and SI 问答 1.如何实现高速时钟信号的差分布线? 在高速设计中,如何解决信号的完整性问题?差分布线方式是如何实现的?对于只有一个输出端的时钟信号线,如何实现差分布线?专家解答:信号完整性基本上是阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构和输出阻抗(output impedance),走线的... 2023-06-13 PCBLayoutandSI文章硬件设计PCB设计
高质量 PCB 设计 1.组件布置组件布置合理是设计出优质的PCB图的基本前提。关于组件布置的要求主要有安装、受力、受热、信号、美观六方面的要求。1.1.安装 指在具体的应用场合下,为了将电路板顺利安装进机箱、外壳、插槽,不致发生空间干涉、短路等事故,并使指定接插件处于机箱或外壳上的指定... 2023-06-13 PCB设计技巧文章硬件设计
PCI 总线布线的特殊要求 PCI总线的布线有什么特殊要求我们可以从下面的几点来分析一下PCI:1 、首先,PCI系统是一个同步时序的体统,而且是Common clock方式进行的。2、 PCI的电平特点是依靠发射信号叠加达到预期的电平设计。3 、PCI系统一般是多负载的情况,一个PCI的桥片最多按照PCI的规范可以带6个负... 2023-06-13 PCI总线布线特殊要求文章硬件设计PCB设计
S3C2410 印刷电路板布线注意事项 随着现代数字系统开关频率的不断提升,高速数字系统的 PCB 设计成为摆在广大硬件工程师面前一个越来越严峻的问题。当时钟上升边沿陡峭,时钟频率提升到一定程度以后,PCB 中的分布参数问题越来越明显,一根 10cm 长的 PCB 走线,不再是一条简单的导体,很多情况下我们必须把它当作一... 2023-06-13 S3C2410印刷电路板布线注意事项文章硬件设计PCB设计
PCB抗静电放电的措施 来自人体、环境甚至电子设备内部的静电对于精密的半导体芯片会造成各种损伤,例如穿透元器件内部薄的绝缘层;损毁MOSFET和CMOS元器件的栅极;CMOS器件中的触发器锁死;短路反偏的PN结;短路正向偏置的PN结;熔化有源器件内部的焊接线或铝线。为了消除静电释放(ESD)对电子设备的干扰... 2023-06-13 PCB抗静电放电措施文章硬件设计PCB设计