简析高速电路接地设计 一、 印制电路板(PCB)上的地线处理系统中的每个PCB应至少有一个地线层理论上一个双面板应该将一面作为地层线,而另一面作相互连接用,但在实际中,这是不可能的,因为地线层中的局部 要用于信号和电源的交叉及过孔尽管如此,保留区域应尽可能大,至少为75%,同时应确保没有被单独隔离... 2023-06-13 高速电路设计PCB设计文章硬件设计
高速电路设计中时序计算方法及应用实例 满足接收端芯片的建立,保持时间的必要性在高速数字电路设计中,由于趋肤效应、临近干扰、电流高速变化等因素,设计者不能单纯地从数字电路的角度来审查自己的产品,而要把信号看作不稳定的模拟信号。采用频谱分析仪对信号分析,可以发现,信号的高频谱线主要来自于信号的变化沿而不... 2023-06-13 时序分析数字电路高速电路设计文章技术应用工业控制
高速电路设计:互连时序模型与布线长度分析 1. 典型高速器件互连时序模型图1给出通用高速器件互连接口简化模型。图中,左侧虚线框表示通信器件双方的主控端。常见的实际情形有:SDRAM控制器、SPI主控制器等。经过适当的演化,基于本模型很容易得到I2C主控端、MII接口的TX组模型、RMII共享时钟模型以及DDR控制信号与地址... 2023-06-13 高速电路设计互连时序模型布线长度分析文章硬件设计PCB设计
关于高速电路设计的几个热门(困惑)观点 1、关于松耦合还是紧耦合。只要了解高速电路的工程师都知道,差分线有紧耦合和松耦合之分,很多工程师在此都会纠结。一般SI工程师都会说这要看情况,我也会这么讲。但是从很多产品经验来看,对于差分走线,尽可能使用紧耦合会比较好。但是也有例外的情况,如果整个链路的布线有比较... 2023-06-13 高速电路设计高速线布线文章硬件设计PCB设计
细说低速与高速电路设计之电阻 电容 电感 磁珠 1.1 什么是高速电路信号的最高频率成分是取决于有效频率,而不是周期频率。高速电路的定义是根据信号的有效频率来计算的,在现实世界中,任何信号都是由多个频率分量的正弦波叠加而成的。定义各正弦波分量的幅值为VN,则VN = 2 / (3.14 x N),可见各级谐波分量的幅值与频率成反比... 2023-06-13 高速电路设计单片机FPGA文章
高速电路设计:分析了一块多层板后的感悟 十层板 层叠结构:上面有FPGADSPCPLD、 ARM蛮复杂的、板子不是我画的,我分析了下它的布线技巧,有些感悟,写下来跟大家分享下:1.顶层和底层基本不走信号线,基本上用来扇出器件的引脚后,立即打过孔到中间层去走。一些不关键的信号线,可以在这两层走走,但是很少。 原因:顶层和底层的阻... 2023-06-13 PCB设计多层板高速电路设计文章硬件设计